您現在的位置是:首頁 >綜合 > 2023-08-05 11:00:08 來源:
數字鐘的設計報告(數字鐘設計報告)
大家好,我是小華,我來為大家解答以上問題。數字鐘的設計報告,數字鐘設計報告很多人還不知道,現在讓我們一起來看看吧!
1、題目:多功能數碼種的設計 一、設計目的 數字鐘是一種用數字電路技術實現時、分、秒計時的裝置,與機械式時鐘相比具有更高的準確性和直觀性,且無機械裝置,具有更更長的使用壽命,因此得到了廣泛的使用。
2、 數字鐘從原理上講是一種典型的數字電路,其中包括了組合邏輯電路和時序電路。
3、 因此,我們此次設計數字鐘就是為了了解數字鐘的原理,從而學會制作數字鐘.而且通過數字鐘的制作進一步的了解各種在制作中用到的中小規模集成電路的作用及實用方法.且由于數字鐘包括組合邏輯電路和時敘電路.通過它可以進一步學習與掌握各種組合邏輯電路與時序電路的原理與使用方法. 三、原理框圖 1.數字鐘的構成 數字鐘實際上是一個對標準頻率(1HZ)進行計數的計數電路。
4、由于計數的起始時間不可能與標準時間(如北京時間)一致,故需要在電路上加一個校時電路,同時標準的1HZ時間信號必須做到準確穩定。
5、通常使用石英晶體振蕩器電路構成數字鐘。
6、 (a) 數字鐘組成框圖 2.晶體振蕩器電路 晶體振蕩器電路給數字鐘提供一個頻率穩定準確的32768Hz的方波信號,可保證數字鐘的走時準確及穩定。
7、不管是指針式的電子鐘還是數字顯示的電子鐘都使用了晶體振蕩器電路。
8、一般輸出為方波的數字式晶體振蕩器電路通常有兩類,一類是用TTL門電路構成;另一類是通過CMOS非門構成的電路,本次設計采用了后一種。
9、如圖(b)所示,由CMOS非門U1與晶體、電容和電阻構成晶體振蕩器電路,U2實現整形功能,將振蕩器輸出的近似于正弦波的波形轉換為較理想的方波。
10、輸出反饋電阻R1為非門提供偏置,使電路工作于放大區域,即非門的功能近似于一個高增益的反相放大器。
11、電容C1、C2與晶體構成一個諧振型網絡,完成對振蕩頻率的控制功能,同時提供了一個180度相移,從而和非門構成一個正反饋網絡,實現了振蕩器的功能。
12、由于晶體具有較高的頻率穩定性及準確性,從而保證了輸出頻率的穩定和準確。
13、 (b) CMOS 晶體振蕩器(仿真電路) 3.時間記數電路 一般采用10進制計數器如74HC290、74HC390等來實現時間計數單元的計數功能。
14、本次設計中選擇74HC390。
15、由其內部邏輯框圖可知,其為雙2-5-10異步計數器,并每一計數器均有一個異步清零端(高電平有效)。
16、 秒個位計數單元為10進制計數器,無需進制轉換,只需將QA與CPB(下降沿有效)相連即可。
17、CPA(下降沒效)與1HZ秒輸入信號相連,Q3可作為向上的進位信號與十位計數單元的CPA相連。
18、 秒十位計數單元為6進制計數器,需要進制轉換。
19、將10進制計數器轉換為6進制計數器的電路連接方法如圖 2.4所示,其中Q2可作為向上的進位信號與分個位的計數單元的CPA相連。
20、 十進制-六進制轉換電路 分個位和分十位計數單元電路結構分別與秒個位和秒十位計數單元完全相同,只不過分個位計數單元的Q3作為向上的進位信號應與分十位計數單元的CPA相連,分十位計數單元的Q2作為向上的進位信號應與時個位計數單元的CPA相連。
21、 時個位計數單元電路結構仍與秒或個位計數單元相同,但是要求,整個時計數單元應為12進制計數器,不是10的整數倍,因此需將個位和十位計數單元合并為一個整體才能進行12進制轉換。
22、利用1片74HC390實現12進制計數功能的電路如圖(d)所示。
23、 (d)十二進制電路 另外,圖(d)所示電路中,尚余-2進制計數單元,正好可作為分頻器2HZ輸出信號轉化為1HZ信號之用。
24、 4.譯碼驅動及顯示單元電路 選擇CD4511作為顯示譯碼電路;選擇LED數碼管作為顯示單元電路。
25、由CD4511把輸進來的二進制信號翻譯成十進制數字,再由數碼管顯示出來。
26、這里的LED數碼管是采用共陰的方法連接的。
27、 計數器實現了對時間的累計并以8421BCD碼的形式輸送到CD4511芯片,再由4511芯片把BCD碼轉變為十進制數碼送到數碼管中顯示出來。
28、 5.校時電路 數字鐘應具有分校正和時校正功能,因此,應截斷分個位和時個位的直接計數通路,并采用正常計時信號與校正信號可以隨時切換的電路接入其中。
29、即為用COMS與或非門實現的時或分校時電路,In1端與低位的進位信號相連;In2端與校正信號相連,校正信號可直接取自分頻器產生的1HZ或2HZ(不可太高或太低)信號;輸出端則與分或時個位計時輸入端相連。
30、當開關打向下時,因為校正信號和0相與的輸出為0,而開關的另一端接高電平,正常輸入信號可以順利通過與或門,故校時電路處于正常計時狀態;當開關打向上時,情況正好與上述相反,這時校時電路處于校時狀態。
31、 實際使用時,因為電路開關存在抖動問題,所以一般會接一個RS觸發器構成開關消抖動電路,所以整個較時電路就如圖(f)。
32、 (f)帶有消抖電路的校正電路 6.整點報時電路 電路應在整點前10秒鐘內開始整點報時,即當時間在59分50秒到59分59秒期間時,報時電路報時控制信號。
33、 當時間在59分50秒到59分59秒期間時,分十位、分個位和秒十位均保持不變,分別為5、9和5,因此可將分計數器十位的QC和QA 、個位的QD和QA及秒計數器十位的QC和QA相與,從而產生報時控制信號。
34、 報時電路可選74HC30來構成。
35、74HC30為8輸入與非門。
36、 四、元器件 4.共陰八段數碼管6個 5.網絡線2米/人 6.CD4511集成塊6塊 7.CD4060集成塊1塊 8.74HC390集成塊3塊 9.74HC51集成塊1塊 10.74HC00集成塊4塊 11.74HC30集成塊1塊 12.10MΩ電阻5個 13.500Ω電阻14個 14.30p電容2個 15.32.768k時鐘晶體1個 16.蜂鳴器10個 五、各功能塊電路圖 數字鐘從原理上講是一種典型的數字電路,可以由許多中小規模集成電路組成,所以可以分成許多獨立的電路。
37、 (一) 六進制電路 由74HC390、7400、數碼管與4511組成,電路如圖一。
38、 (二) 十進制電路 由74HC390、7400、數碼管與4511組成,電路如圖二。
39、 (三) 六十進制電路 由兩個數碼管、兩451一個74HC390與一個7400芯片組成,電路如圖三。
40、 (四) 雙六十進制電路 由2個六十進制連接而成,把分個位的輸入信號與秒十位的Qc相連,使其產生進位,電路圖如圖四。
41、 (五) 時間計數電路 由1個十二進制電路、2個六十進制電路組成,因上面已有一個雙六十電路,只要把它與十二進制電路相連即可,詳細電路見圖五。
42、 (六) 校正電路 由74CH51D、74HC00D與電阻組成,校正電路有分校正和時校正兩部分,電路如圖六。
43、 (七) 晶體振蕩電路 由晶體與2個30pF電容、1個4060、一個10兆的電阻組成,芯片3腳輸出2Hz的方波信號,電路如圖七。
44、 (八) 整點報時電路 由74HC30D和蜂鳴器組成,當時間在59:50到59:59時,蜂鳴報時,電路如圖八。
本文到此講解完畢了,希望對大家有幫助。